Nach der Ankündigung der weltweit ersten 300-Millimeter-Galliumnitrid (GaN)-Wafer-Technologie für Leistungselektronik und der Eröffnung der weltweit größten 200-Millimeter-„Siliziumcarbid (SiC) Power Fab“ in Kulim, Malaysia, hat die Infineon Technologies AG jetzt den nächsten Meilenstein in der Halbleitertechnologie erreicht.
Ein Viertel eines menschlichen Haar. Mit einer Dicke von nur 20 Mikrometern hat Infineon – so in einer Aussendung – einen Durchbruch in Herstellung und Verarbeitung der dünnsten Silizium (Si)-Leistungshalbleiter-Wafer erzielt, die jemals in einer hochskalierten Halbleiterfabrik hergestellt wurden. Die Silizium-Dünnwafer sind nur ein Viertel so dick wie ein menschliches Haar und halb so dick wie die aktuell fortschrittlichsten Wafer.
Bis ans Limit getrieben. „Die weltweit dünnsten Silizium-Wafer sind ein Beleg dafür, dass wir bei Infineon die technischen Grenzen der Leistungs-Halbleitertechnologie bis ans Limit treiben, um unseren Kunden erstklassigen Mehrwert zu bieten“, sagt Jochen Hanebeck, CEO von Infineon Technologies. „Der Durchbruch von Infineon in der Ultradünnwafer-Technologie ist ein bedeutender Schritt vorwärts im Bereich energieeffizienter Stromversorgungslösungen und hilft uns, das volle Potenzial der globalen Trends Dekarbonisierung und Digitalisierung auszuschöpfen. Mit diesem technologischen Meisterwerk festigen wir unsere Position als Innovationsführer in der Branche, indem wir mit Si, SiC und GaN alle drei relevanten Halbleitermaterialien beherrschen.“
Energieeffizienz wird signifikant erhöht. Die Innovation wird dazu beitragen, die Energieeffizienz, die Leistungsdichte und die Zuverlässigkeit in Stromversorgungslösungen für KI-Rechenzentren, Consumer-, Motorsteuerungs- und Computing-Anwendungen signifikant zu erhöhen. Die Halbierung der Waferdicke verringert den Substratwiderstand um 50 Prozent. Leistungsverluste in Power-Systemen können so im Vergleich zu Lösungen auf Basis von konventionellen Silizium-Wafern mit einer Dicke von 40-60 Mikrometern um mehr als 15 Prozent reduziert werden.
Gesamteffizient wird verbessert. Für die Stromversorgung fortschrittlicher KI-Server-Anwendungen, bei denen die steigende Energienachfrage durch höhere Stromstärken angetrieben wird, ist dies besonders wichtig. In KI-Rechenzentren müssen Spannungen von 230 V auf eine Prozessor-Spannung von unter 1,8 V reduziert werden. Die Ultradünnwafer-Technologie fördert ein vertikales Stromversorgungs-Design, das auf der Trench-MOSFET-Technologie basiert und eine sehr nahe Positionierung am KI-Chip-Prozessor ermöglicht, wodurch Leistungsverluste reduziert und die Gesamteffizienz verbessert werden.
Einzigartiger Wafer-Schleifansatz. Um die technischen Hürden bei der Reduzierung der Waferdicke auf 20 Mikrometer zu überwinden, mussten Infineon-Ingenieure einen innovativen und einzigartigen Wafer-Schleifansatz entwickeln, da das Metallgehäuse, das den Chip auf dem Wafer hält, dicker als 20 Mikrometer ist. Dies beeinflusst die Handhabung und Verarbeitung der Rückseite des Wafers erheblich. Außerdem haben Herausforderungen wie Wafer-Bow (Krümmung) und Wafer-Separation einen großen Einfluss auf die Backend-Montageprozesse, die die Stabilität und erstklassige Robustheit der Wafer sicherstellen.
Innovationsführerschaft. Infineon hat die Technologie bereits mit Kunden qualifiziert und auf seine Integrated Smart Power Stages (DC-DC-Wandler) angewendet. Die Innovationsführerschaft in der Halbleiterfertigung unterstreicht Infineon durch ein starkes Patentportfolio im Bereich der 20-Mikrometer-Wafer-Technologie. Infineon plant, die Produktion von Ultradünnwafern zu erhöhen und bestehende konventionelle Silizium-Wafer für Niedervolt-Stromversorgungen innerhalb der kommenden drei bis vier Jahre durch den 20-Mikrometer-Prozess zu ersetzen.
Infineon wird die ersten Silizium-Ultradünnwafer öffentlich auf der electronica 2024 vom 12. bis 15. November in München (Halle C3, Stand 502) präsentieren.